TTL、CMOS、RS-232的逻辑电平各为多少?

作者:cambrain     发布时间:2025-01-21     点击数:0    

TTL、CMOS、RS-232是三种不同的逻辑电平标准,它们的逻辑电平具体如下:

TTL(晶体管 - 晶体管逻辑)逻辑电平

输出高电平:一般典型值为3.6V至5V,通常规定输出高电平最小值为2.4V,即当输出电平高于2.4V时,被认为是逻辑高电平。

输出低电平:一般典型值为0V至0.4V,通常规定输出低电平最大值为0.4V,即当输出电平低于0.4V时,被认为是逻辑低电平。

输入高电平:输入高电平的最小值为2V,当输入电平高于2V时,电路将其识别为逻辑高电平。

输入低电平:输入低电平的最大值为0.8V,当输入电平低于0.8V时,电路将其识别为逻辑低电平。

CMOS(互补金属氧化物半导体)逻辑电平

输出高电平:输出高电平接近电源电压VDD,当电源电压为5V时,输出高电平约为5V;当电源电压为3.3V时,输出高电平约为3.3V。

输出低电平:输出低电平接近0V,通常可以认为小于0.1V即为逻辑低电平输出。

输入高电平:一般要求输入高电平大于0.7VDD,例如当VDD = 5V时,输入高电平需大于3.5V才能被可靠地识别为逻辑高电平。

输入低电平:一般要求输入低电平小于0.3VDD,例如当VDD = 5V时,输入低电平需小于1.5V才能被可靠地识别为逻辑低电平。

RS - 232逻辑电平

输出高电平:输出高电平在 -3V至 -15V之间,一般常见为 -12V左右,在RS-232标准中,任何低于 -3V的电平都被认为是逻辑高电平。

输出低电平:输出低电平在 +3V至 +15V之间,一般常见为 +12V左右,任何高于 +3V的电平都被认为是逻辑低电平。

输入高电平:输入高电平的范围是 -3V至 -15V,当输入电平在此范围内时,接收端将其识别为逻辑高电平。

输入低电平:输入低电平的范围是 +3V至 +15V,当输入电平在此范围内时,接收端将其识别为逻辑低电平。